Procesador de señal digital TI TMS320VC5402PGE100 de punto fijo
Descripción del producto
El procesador de señal digital TMS320VC5402PGE100 de punto fijo se basa en una arquitectura Harvard modificada avanzada que tiene un bus de memoria de programa y tres buses de memoria de datos.Este procesador proporciona una unidad lógica aritmética con un alto grado de paralelismoLa base de la flexibilidad operativa y la velocidad de este DSP es un conjunto de instrucciones altamente especializado.
Características
Arquitectura avanzada de multibus con tres buses de memoria de datos de 16 bits separados y un bus de memoria de programa
Unidad de lógica aritmética de 40 bits (ALU), que incluye un cambio de barril de 40 bits y dos acumuladores independientes de 40 bits
Comparar, seleccionar y almacenar unidad (CSSU) para la selección de añadir/comparar del operador Viterbi
Encoder de exponentes para calcular un valor de exponente de un valor de acumulador de 40 bits en un solo ciclo
Dos generadores de direcciones con ocho registros auxiliares y dos unidades aritméticas de registros auxiliares (ARAU)
Bus de datos con una función de bus-holder
Modo de direccionamiento extendido para el espacio de programa externo máximo direccionable de 1M × 16 bits
ROM 4K x 16 bits en el chip
16K x 16 bits de acceso dual en el chip RAM
Operaciones de repetición de instrucciones únicas y de repetición de bloques para el código del programa
Instrucciones de movimiento de memoria de bloque para una gestión eficiente de programas y datos
Instrucciones con un operando de palabra de 32 bits
Instrucciones con dos o tres lecturas de operand
Instrucciones aritméticas con almacenamiento paralelo y carga paralela
Instrucciones de almacenaje condicional
Regreso rápido de la interrupción
Persona de Contacto: Mr. Sales Manager
Teléfono: 86-13410018555
Fax: 86-0755-83957753