Número de la parte:XC7Z014S-2CLG484E
Arquitectura:MCU, FPGA
Procesador central:Solo BRAZO Cortex-A9 MPCore con CoreSight
Número de la parte:XC7Z015-1CLG485I4
Bloque RAM:Kb 36
Amplio:Hasta 72 pedazos
Número de la parte:XC7Z007S-1CLG400C
Temperatura mínima de funcionamiento:0 C
Temperatura de funcionamiento máximo:+ 85 C
Número de la parte:XC7Z015-1CLG485C
Memoria RAM:Bloque dual de 18 Kb
Ómnibus de datos de SRAM:8 bits
Número de la parte:XC7Z020-L1CLG400I
Aparatos periféricos:DMA
Firmado multipliqúese:18 X.25
Número de la parte:XC7Z010-2CLG400E
Memoria de la instrucción:kB 2 x 32
Elementos de lógica:28000 LE
Número de la parte:XC7Z012S-1CLG485C
Arquitectura:FPGA
Conectividad:USART, USB OTG
Número de la parte:XC7Z020-1CLG484C
Señales del canal de acceso directo de memoria:4
Salidas de reloj del picosegundo:4
Número de la parte:XC7Z007S-1CLG225I
Procesador central:ARM® Cortex®-A9
Corazones:1
Número de la parte:XC7Z014S-2CLG400I
Interfaz de destello de Patio-SPI:1
Ómnibus de datos paralelo:1
Número de la parte:XC7Z010-L1CLG400I
AES:256-bit
Tarifa de reloj:30 megaciclos
Número de la parte:XC7Z015-2CL485I
Células de la lógica:células de la lógica 74K
Velocidad:766 MHz